Envío a LUKA en todos los libros que quieras  Ver más

menú

0
  • argentina
  • chile
  • colombia
  • españa
  • méxico
  • perú
  • estados unidos
  • internacional
portada Low-Power Deep Sub-Micron CMOS Logic: Sub-Threshold Current Reduction (en Inglés)
Formato
Libro Físico
Editorial
Idioma
Inglés
N° páginas
154
Encuadernación
Tapa Blanda
Dimensiones
23.4 x 15.6 x 0.9 cm
Peso
0.25 kg.
ISBN13
9781475710571

Low-Power Deep Sub-Micron CMOS Logic: Sub-Threshold Current Reduction (en Inglés)

Arthur H. M. van Roermund (Autor) · P. Van Der Meer (Autor) · A. Van Staveren (Autor) · Springer · Tapa Blanda

Low-Power Deep Sub-Micron CMOS Logic: Sub-Threshold Current Reduction (en Inglés) - Van Der Meer, P. ; Van Staveren, A. ; van Roermund, Arthur H. M.

Libro Nuevo

$ 97.170

$ 134.960

Ahorras: $ 37.790

28% descuento
  • Estado: Nuevo
  • Quedan 67 unidades
Origen: Estados Unidos (Costos de importación incluídos en el precio)
Se enviará desde nuestra bodega entre el Jueves 08 de Agosto y el Martes 20 de Agosto.
Lo recibirás en cualquier lugar de Chile entre 1 y 3 días hábiles luego del envío.

Reseña del libro "Low-Power Deep Sub-Micron CMOS Logic: Sub-Threshold Current Reduction (en Inglés)"

1. 1 Power-dissipation trends in CMOS circuits Shrinking device geometry, growing chip area and increased data-processing speed performance are technological trends in the integrated circuit industry to enlarge chip functionality. Already in 1965 Gordon Moore predicted that the total number of devices on a chip would double every year until the 1970s and every 24 months in the 1980s. This prediction is widely known as "Moore's Law" and eventually culminated in the Semiconductor Industry Association (SIA) technology road map [1]. The SIA road map has been a guide for the in- dustry leading them to continued wafer and die size growth, increased transistor density and operating frequencies, and defect density reduction. To mention a few numbers; the die size increased 7% per year, the smallest feature sizes decreased 30% and the operating frequencies doubled every two years. As a consequence of these trends both the number of transistors and the power dissi- pation per unit area increase.In the near future the maximum power dissipation per unit area will be reached. Down-scaling of the supply voltage is not only the most effective way to reduce power dissipation in general it also is a necessary precondition to ensure device reliability by reducing electrical fields and device temperature, to prevent device degradation. A draw-back of this solution is an increased signal propa- gation delay, which results in a lower data-processing speed performance.

Opiniones del libro

Ver más opiniones de clientes
  • 0% (0)
  • 0% (0)
  • 0% (0)
  • 0% (0)
  • 0% (0)

Preguntas frecuentes sobre el libro

Todos los libros de nuestro catálogo son Originales.
El libro está escrito en Inglés.
La encuadernación de esta edición es Tapa Blanda.

Preguntas y respuestas sobre el libro

¿Tienes una pregunta sobre el libro? Inicia sesión para poder agregar tu propia pregunta.

Opiniones sobre Buscalibre

Ver más opiniones de clientes